Maliit na Kasalukuyang MOSFET Holding Circuit Fabrication Application

Maliit na Kasalukuyang MOSFET Holding Circuit Fabrication Application

Oras ng Pag-post: Abr-19-2024

Isang MOSFET holding circuit na kinabibilangan ng mga resistors R1-R6, electrolytic capacitors C1-C3, capacitor C4, PNP triode VD1, diodes D1-D2, intermediate relay K1, isang voltage comparator, isang dual time base integrated chip NE556, at isang MOSFET Q1, na may pin No. 6 ng dual time base integrated chip NE556 na nagsisilbing signal input, at isang dulo ng risistor R1 ay konektado sa parehong oras sa Pin 6 ng dual-time base integrated chip NE556 ay ginagamit bilang input ng signal, isang dulo ng risistor R1 ay konektado sa pin 14 ng dual-time base integrated chip NE556, isang dulo ng risistor R2, isa dulo ng risistor R4, ang emitter ng PNP transistor VD1, ang drain ng MOSFET Q1, at ang DC power supply, at ang kabilang dulo ng risistor R1 ay konektado sa pin 1 ng dual-time base integrated chip NE556, pin 2 ng dual-time base integrated chip NE556, ang positibong electrolytic capacitance ng capacitor C1, at ang intermediate relay. K1 normally closed contact K1-1, ang kabilang dulo ng intermediate relay K1 normally closed contact K1-1, ang negatibong poste ng electrolytic capacitor C1 at isang dulo ng capacitor C3 ay konektado sa power supply ground, ang kabilang dulo ng capacitor C3 ay konektado sa pin 3 ng dual time base integrated chip NE556, ang pin 4 ng dual time base integrated chip NE556 ay konektado sa positive pole ng electrolytic capacitor Ang C2 at ang kabilang dulo ng risistor R2 sa parehong oras, at ang negatibong poste ng electrolytic capacitor C2 ay konektado sa power supply ground, at ang negatibong poste ng electrolytic capacitor C2 ay konektado sa power supply ground. Ang negatibong poste ng C2 ay konektado sa power supply ground, ang pin 5 ng dual time base integrated chip NE556 ay konektado sa isang dulo ng risistor R3, ang kabilang dulo ng risistor R3 ay konektado sa positive phase input ng boltahe comparator , ang negatibong phase input ng boltahe comparator ay konektado sa positibong poste ng diode D1 at ang kabilang dulo ng risistor R4 sa parehong oras, ang negatibong poste ng diode D1 ay konektado sa kapangyarihan supply ground, at ang output ng boltahe comparator ay konektado sa dulo ng risistor R5, ang kabilang dulo ng risistor R5 ay konektado sa PNP triplex. Ang output ng boltahe comparator ay konektado sa isang dulo ng risistor R5, ang kabilang dulo ng risistor R5 ay konektado sa base ng PNP transistor VD1, ang kolektor ng PNP transistor VD1 ay konektado sa positibong poste ng diode D2, ang negatibong poste ng diode D2 ay konektado sa dulo ng risistor R6, ang dulo ng kapasitor C4, at ang gate ng MOSFET sa parehong oras, ang kabilang dulo ng risistor R6, ang kabilang dulo ng capacitor C4, at ang kabilang dulo ng intermediate relay K1 ay konektado lahat sa power supply land at ang kabilang dulo ng intermediate relay K1 ay konektado sa pinagmulan ng pinagmulan ngMOSFET.

 

MOSFET retention circuit, kapag A ay nagbibigay ng isang mababang trigger signal, sa oras na ito ang dual time base integrated chip NE556 set, dual time base integrated chip NE556 pin 5 output mataas na antas, mataas na antas sa positibong bahagi input ng boltahe comparator, ang negatibong phase input ng boltahe comparator sa pamamagitan ng risistor R4 at ang diode D1 upang magbigay ng isang reference boltahe, sa oras na ito, ang boltahe comparator output mataas na antas, ang mataas na antas upang gawin ang Triode VD1 nagsasagawa, ang kasalukuyang dumadaloy mula sa kolektor ng triode VD1 ay sinisingil ang kapasitor C4 sa pamamagitan ng diode D2, at sa parehong oras, ang MOSFET Q1 ay nagsasagawa, sa oras na ito, ang coil ng intermediate relay K1 ay nasisipsip, at ang intermediate relay na K1 ay karaniwang sarado na contact Ang K 1-1 ay nakadiskonekta, at pagkatapos ng intermediate na relay na K1 na karaniwang saradong contact na K 1-1 ay nadiskonekta, ang DC power supply sa 1 at 2 talampakan ng dual-time base integrated chip NE556 ay nagbibigay ng supply boltahe ay naka-imbak hanggang sa ang boltahe sa pin 1 at pin 2 ng dual-time base integrated chip NE556 ay sisingilin sa 2/3 ng supply boltahe , ang dual-time base integrated chip NE556 ay awtomatikong i-reset, at ang pin 5 ng dual-time base integrated chip NE556 ay awtomatikong naibalik sa mababang antas, at ang mga kasunod na circuit ay hindi gumagana, habang sa oras na ito, ang capacitor C4 ay pinalabas upang mapanatili ang MOSFET Q1 conduction hanggang sa katapusan ng capacitance C4 discharging at ang intermediate relay K1 coil release, intermediate relay K1 normally closed contact K 11 closed, sa oras na ito sa pamamagitan ng closed intermediate relay K1 normally closed contact K 1-1 ay magiging dual time base integrated chip NE556 1 feet at 2 feet ng boltahe release off, para sa susunod time to dual time base integrated chip NE556 pin 6 para magbigay ng mababang trigger signal para gumawa ng dual time base integrated chip NE556 set para maghanda.

 

Ang istraktura ng circuit ng application na ito ay simple at nobela, kapag ang dual time base integrated chip NE556 pin 1 at pin 2 ay nagcha-charge sa 2/3 ng supply boltahe, dual time base integrated chip NE556 ay maaaring awtomatikong i-reset, dual time base integrated chip Ang NE556 pin 5 ay awtomatikong bumalik sa isang mababang antas, upang ang mga kasunod na circuit ay hindi gumana, upang awtomatikong ihinto ang pagsingil ng kapasitor C4, at pagkatapos ihinto ang pagsingil ng kapasitor C4 na pinananatili ng MOSFET Q1 conductive, ang application na ito ay maaaring patuloy na panatilihinMOSFETQ1 conductive para sa 3 segundo.

 

Kabilang dito ang mga resistors R1-R6, electrolytic capacitors C1-C3, capacitor C4, PNP transistor VD1, diodes D1-D2, intermediate relay K1, voltage comparator, dual time base integrated chip NE556 at MOSFET Q1, pin 6 ng dual time base integrated Ang chip NE556 ay ginagamit bilang signal input, at ang isang dulo ng risistor R1 ay konektado sa pin 14 ng dual time base integrated chip NE556, risistor R2, pin 14 ng dual time base integrated chip NE556 at pin 14 ng dual time base integrated chip NE556, at ang risistor R2 ay konektado sa pin 14 ng dual time base integrated chip NE556. pin 14 ng dual-time base integrated chip NE556, isang dulo ng risistor R2, isang dulo ng risistor R4, PNP transistor

                               

 

 

Anong uri ng prinsipyo ng paggawa?

Kapag A ay nagbibigay ng isang mababang trigger signal, pagkatapos ay ang dual-time base integrated chip NE556 set, dual-time base integrated chip NE556 pin 5 output mataas na antas, mataas na antas sa positibong bahagi input ng boltahe comparator, ang negatibong bahagi input ng boltahe comparator sa pamamagitan ng risistor R4 at ang diode D1 upang magbigay ng reference boltahe, oras na ito, ang boltahe comparator output mataas na antas, ang mataas na antas ng transistor VD1 pagpapadaloy, ang kasalukuyang daloy mula sa kolektor ng transistor VD1 sa pamamagitan ng diode D2 sa kapasitor C4 singilin, sa oras na ito, ang intermediate relay K1 likaw higop, ang intermediate relay K1 likaw higop. Ang kasalukuyang dumadaloy mula sa kolektor ng transistor VD1 ay sinisingil sa kapasitor C4 sa pamamagitan ng diode D2, at sa parehong oras,MOSFETAng Q1 ay nagsasagawa, sa oras na ito, ang coil ng intermediate relay K1 ay hinigop, at ang intermediate na relay na K1 na normal na saradong contact K 1-1 ay nadiskonekta, at pagkatapos ng intermediate na relay na K1 na normal na nakasara na contact K 1-1 ay nadiskonekta, ang kapangyarihan supply boltahe na ibinigay ng DC power source sa 1 at 2 talampakan ng dual timebase integrated chip NE556 ay naka-imbak hanggang sa Kapag ang boltahe sa pin Ang 1 at pin 2 ng dual-time base integrated chip NE556 ay sinisingil sa 2/3 ng supply voltage, ang dual-time base integrated chip NE556 ay awtomatikong i-reset, at ang pin 5 ng dual-time base integrated chip NE556 ay awtomatikong naibalik sa isang mababang antas, at ang kasunod na mga circuit ay hindi gumagana, at sa oras na ito, ang kapasitor C4 ay pinalabas upang mapanatili ang MOSFET Q1 na pagpapadaloy hanggang sa katapusan ng discharge ng capacitor C4, at ang coil ng intermediate relay K1 ay pinakawalan, at ang intermediate relay na K1 na karaniwang closed contact na K 1-1 ay nakadiskonekta. Relay K1 normally closed contact K 1-1 closed, this time sa pamamagitan ng closed intermediate relay K1 normally closed contact K 1-1 will be dual-time base integrated chip NE556 1 feet at 2 feet on the voltage release, para sa susunod na pagkakataon ang dual-time base integrated chip NE556 pin 6 upang magbigay ng trigger signal upang i-set mababa, upang gumawa ng mga paghahanda para sa dual-time base integrated chip NE556 set.